Hallo!
Ich wüsste gern, wie gleichzeitig die Pins des IOW40 gesetzt werden (ohne dazu erst Messungen machen zu müssen), denn ich möchte mit 2 Pins 3 synchron-DFFs (in einem Xilinx CoolrunnerII) an 40MHz Clk mit dem CE-Eingang aktivieren und da könnten Verzögerungszeiten der Pins untereinander die falschen DFFs schalten.
Vielen Dank im Voraus!
Zupaflyer
-------------------------------------------------------------------------------------
Ich denke, ich werde mal ein Handshake-Bit ernennen, das nach den Nutzdaten gesetzt wird um die Daten im CPLD zu übernehmen... sicher ist sicher
Ciao!
IOW40 - Flanken-Gleichzeitigkeit
Moderator: Guido Körber
IOW40 - Flanken-Gleichzeitigkeit
Last edited by Zupaflyer on Thu Feb 17, 2005 3:15 pm, edited 2 times in total.
-
- Site Admin
- Posts: 2856
- Joined: Tue Nov 25, 2003 10:25 pm
- Location: Germany/Berlin
- Contact:
Re: IOW40 - Flanken-Gleichzeitigkeit
So lange die beiden Pins am gleichen Port sind ist die Latenz minimal, primär dürfte die von der Last an den Pins abhängen.
Ja, aber so klein die Latenzzeit auch ist, es kann ja trotzdem passieren, dass mal eine Takt-Flanke genau dazwischen reinplumst und dann wird's vermutlich lustig... Es ist auf jeden Fall sicherer, tolerante Eingangsbeschaltung an der Logik vorzunehmen.
(Ich schreib' das hier nur für die Nachwelt und versuche nicht Herrn Körber zu belehren.)
Gruß, Zupaflyer
(Ich schreib' das hier nur für die Nachwelt und versuche nicht Herrn Körber zu belehren.)
Gruß, Zupaflyer